欢迎来到三一文库! | 帮助中心 三一文库31doc.com 一个上传文档投稿赚钱的网站
三一文库
全部分类
  • 研究报告>
  • 工作总结>
  • 合同范本>
  • 心得体会>
  • 工作报告>
  • 党团相关>
  • 幼儿/小学教育>
  • 高等教育>
  • 经济/贸易/财会>
  • 建筑/环境>
  • 金融/证券>
  • 医学/心理学>
  • ImageVerifierCode 换一换
    首页 三一文库 > 资源分类 > PPT文档下载
     

    第二清华数字电子技术第五阎石课件.ppt

    • 资源ID:3150689       资源大小:1.35MB        全文页数:80页
    • 资源格式: PPT        下载积分:8
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录   微博登录  
    二维码
    微信扫一扫登录
    下载资源需要8
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    第二清华数字电子技术第五阎石课件.ppt

    数字电子技术基础(第五版)教学课件 清华大学 阎石 王红,联系地址:清华大学 自动化系 邮政编码:100084 电子信箱:wang_hongtsinghua.edu.cn 联系电话:(010)62792973,第二章 逻辑代数基础,2.1 概述,基本概念 逻辑: 事物的因果关系 逻辑运算的数学基础: 逻辑代数 在二值逻辑中的变量取值: 0/1,2.2 逻辑代数中的三种基本运算,与(AND) 或(OR) 非(NOT),以A=1表示开关A合上,A=0表示开关A断开; 以Y=1表示灯亮,Y=0表示灯不亮; 三种电路的因果关系不同:,与,条件同时具备,结果发生 Y=A AND B = A&B=A·B=AB,或,条件之一具备,结果发生 Y= A OR B = A+B,非,条件不具备,结果发生,几种常用的复合逻辑运算,与非 或非 与或非,几种常用的复合逻辑运算,异或 Y= A B,几种常用的复合逻辑运算,同或 Y= A B,2.3.1 基本公式 2.3.2 常用公式,2.3 逻辑代数的基本公式和常用公式,2.3.1 基本公式,根据与、或、非的定义,得表2.3.1的布尔恒等式,证明方法:推演 真值表,公式(17)的证明(公式推演法):,公式(17)的证明(真值表法):,2.3.2 若干常用公式,2.4 逻辑代数的基本定理,2.4.1 代入定理 -在任何一个包含A的逻辑等式中,若以另外一个逻辑式代入式中A的位置,则等式依然成立。,2.4.1 代入定理,应用举例: 式(17) A+BC = (A+B)(A+C) A+B(CD) = (A+B)(A+CD) = (A+B)(A+C)(A+D),2.4.1 代入定理,应用举例: 式 (8),2.4 逻辑代数的基本定理,2.4.2 反演定理 -对任一逻辑式,变换顺序 先括号,然后乘,最后加,不属于单个变量的上的反号保留不变,2.4.2 反演定理,应用举例:,2.5.1 逻辑函数 Y=F(A,B,C,······) -若以逻辑变量为输入,运算结果为输出,则输入变量值确定以后,输出的取值也随之而定。输入/输出之间是一种函数关系。 注:在二值逻辑中, 输入/输出都只有两种取值0/1。,2.5 逻辑函数及其表示方法,2.5.2 逻辑函数的表示方法,真值表 逻辑式 逻辑图 波形图 卡诺图 计算机软件中的描述方式 各种表示方法之间可以相互转换,真值表,逻辑式 将输入/输出之间的逻辑关系用与/或/非的运算式表示就得到逻辑式。 逻辑图 用逻辑图形符号表示逻辑运算关系,与逻辑电路的实现相对应。 波形图 将输入变量所有取值可能与对应输出按时间顺序排列起来画成时间波形。,卡诺图 EDA中的描述方式 HDL (Hardware Description Language) VHDL (Very High Speed Integrated Circuit ) Verilog HDL EDIF DTIF 。,举例:举重裁判电路,各种表现形式的相互转换:,真值表 逻辑式 例:奇偶判别函数的真值表 A=0,B=1,C=1使 ABC=1 A=1,B=0,C=1使 ABC=1 A=1,B=1,C=0使 ABC =1 这三种取值的任何一种都使Y=1, 所以 Y= ?,真值表 逻辑式: 找出真值表中使 Y=1 的输入变量取值组合。 每组输入变量取值对应一个乘积项,其中取值为1的写原变量,取值为0的写反变量。 将这些变量相加即得 Y。 把输入变量取值的所有组合逐个代入逻辑式中求出Y,列表,逻辑式 逻辑图 1. 用图形符号代替逻辑式中的逻辑运算符。,逻辑式 逻辑图 1. 用图形符号代替逻辑式中的逻辑运算符。 2. 从输入到输出逐级写出每个图形符号对应的逻辑运算式。,波形图 真值表,最小项 m: m是乘积项 包含n个因子 n个变量均以原变量和反变量的形式在m中出现一次,对于n变量函数 有2n个最小项,2.5.3 逻辑函数的两种标准形式 最小项之和 最大项之积,最小项举例:,两变量A, B的最小项 三变量A,B,C的最小项,最小项的编号:,最小项的性质,在输入变量任一取值下,有且仅有一个最小项的值为1。 全体最小项之和为1 。 任何两个最小项之积为0 。 两个相邻的最小项之和可以合并,消去一对因子,只留下公共因子。 -相邻:仅一个变量不同的最小项 如,逻辑函数最小项之和的形式:,例:,利用公式 可将任何一个函数化为,逻辑函数最小项之和的形式:,例:,利用公式 可将任何一个函数化为,逻辑函数最小项之和的形式:,例:,利用公式 可将任何一个函数化为,逻辑函数最小项之和的形式:,例:,逻辑函数最小项之和的形式:,例:,逻辑函数最小项之和的形式:,例:,逻辑函数最小项之和的形式:,例:,最大项:,M是相加项; 包含n个因子。 n个变量均以原变量和反变量的形式在M中出现一次。 如:两变量A, B的最大项,对于n变量函数 2n个,最大项的性质,在输入变量任一取值下,有且仅有一个最大项的值为0; 全体最大项之积为0; 任何两个最大项之和为1; 只有一个变量不同的最大项的乘积等于各相同变量之和。,最大项的编号:,2.6 逻辑函数的化简法,逻辑函数的最简形式 最简与或 -包含的乘积项已经最少,每个乘积项的因子也最少,称为最简的与-或逻辑式。,2.6.1公式化简法 反复应用基本公式和常用公式,消去多余的乘积项和多余的因子。 例:,2.6.1公式化简法 反复应用基本公式和常用公式,消去多余的乘积项和多余的因子。 例:,2.6.1公式化简法 反复应用基本公式和常用公式,消去多余的乘积项和多余的因子。 例:,2.6.1公式化简法 反复应用基本公式和常用公式,消去多余的乘积项和多余的因子。 例:,2.6.1公式化简法 反复应用基本公式和常用公式,消去多余的乘积项和多余的因子。 例:,2.6.2 卡诺图化简法,逻辑函数的卡诺图表示法 实质:将逻辑函数的最小项之和的以图形的方式表示出来 以2n个小方块分别代表 n 变量的所有最小项,并将它们排列成矩阵,而且使几何位置相邻的两个最小项在逻辑上也是相邻的(只有一个变量不同),就得到表示n变量全部最小项的卡诺图。,表示最小项的卡诺图,二变量卡诺图 三变量的卡诺图,4变量的卡诺图,表示最小项的卡诺图,二变量卡诺图 三变量的卡诺图,4变量的卡诺图,表示最小项的卡诺图,二变量卡诺图 三变量的卡诺图,4变量的卡诺图,五变量的卡诺图,用卡诺图表示逻辑函数,将函数表示为最小项之和的形式 。 在卡诺图上与这些最小项对应的位置上添入1,其余地方添0。,用卡诺图表示逻辑函数,例:,用卡诺图表示逻辑函数,用卡诺图化简函数,依据:具有相邻性的最小项可合并,消去不同因子。 在卡诺图中,最小项的相邻性可以从图形中直观地反映出来。,合并最小项的原则: 两个相邻最小项可合并为一项,消去一对因子 四个排成矩形的相邻最小项可合并为一项,消去两对因子 八个相邻最小项可合并为一项,消去三对因子,两个相邻最小项可合并为一项, 消去一对因子,化简步骤: -用卡诺图表示逻辑函数 -找出可合并的最小项 -化简后的乘积项相加 (项数最少,每项因子最少),用卡诺图化简函数,卡诺图化简的原则,化简后的乘积项应包含函数式的所有最小项,即覆盖图中所有的1。 乘积项的数目最少,即圈成的矩形最少。 每个乘积项因子最少,即圈成的矩形最大。,例:,A,BC,例:,A,BC,例:,A,BC,例:,化 简 结 果 不 唯 一,例:,AB,CD,例:,AB,CD,约束项 任意项 逻辑函数中的无关项:约束项和任意项可以写入函数式,也可不包含在函数式中,因此统称为无关项。,在逻辑函数中,对输入变量取值的限制,在这些取值下为1的最小项称为约束项,在输入变量某些取值下,函数值为1或为0不影响逻辑电路的功能,在这些取值下为1的最小项称为任意项,2.7具有无关项的逻辑函数及其化简 2.7.1 约束项、任意项和逻辑函数式中的无关项,2.7.2 无关项在化简逻辑函数中的应用,合理地利用无关项,可得更简单的化简结果。 加入(或去掉)无关项,应使化简后的项数最少,每项因子最少······ 从卡诺图上直观地看,加入无关项的目的是为矩形圈最大,矩形组合数最少。,AB,CD,AB,CD,AB,CD,例:,AB,CD,2.8 用multisim进行逻辑函数的化简与变换,例:已知逻辑函数Y的真值表如下,试用multisim求出Y的逻辑函数式,并将其化简为与-或形式,

    注意事项

    本文(第二清华数字电子技术第五阎石课件.ppt)为本站会员(本田雅阁)主动上传,三一文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    经营许可证编号:宁ICP备18001539号-1

    三一文库
    收起
    展开