科通集团CadenceAllegro基础培训教第六期.ppt
《科通集团CadenceAllegro基础培训教第六期.ppt》由会员分享,可在线阅读,更多相关《科通集团CadenceAllegro基础培训教第六期.ppt(41页珍藏版)》请在三一文库上搜索。
1、Design Skills & Case Analysis,-Channel Partner,内容提要,Allegro DRC 代码错误释义 Allegro PCB设计技巧 团队协同设计(Physical Team Design) 设计数据的导入/导出 无焊盘设计 走线跨分割检查( Segments Over Voids ) 优化(Gloss) Data Tips 3D Viewer 任意角度走线 案例分析 0.65 mm BGA 带DDR3案例 HDI-0.5 mm BGA 盲埋孔设计案例,科通集团 http:/ PCB设计技巧,Allegro DRC 代码 :Allegro DRC 错误代
2、码释义.pdf,科通集团 http:/ Team Design),Design Partition 基于多人协作完成的PCB设计技术,可将一块复杂的PCB分成多个简单的PCB,通过团队合作设计,合并设计的方法,可以大大提升设计效率,缩短设计周期。,科通集团 http:/ Team Design),Design Partition-Create Partitions,科通集团 http:/ Team Design),Design Partition-Workflow Manager,科通集团 http:/ Team Design),Design Partition-文件格式 总结 Allegro
3、 Partition设计过程中,子设计相互独立,只能通过Report、Refresh了解其他设计进展,工程师之间必须有较好的沟通。划分区域边界不要有小缝隙,对设计重新划分区域时需要导入所有的子设计,导入导出要有周期性,设计中注意备份。,科通集团 http:/ http:/ Constraint Sets,Physical Constraint Sets,Electrical Constraint Sets,Cross-Section Constraint Sets,Net/Comp Properties,Extended Constraint Sets,设计数据的导入/导出,网表导出(第三方网
4、表,可被其他设计文件导入),科通集团 http:/ http:/ http:/ Drawing 此功能非常强大,可以完成几乎所有的可见数据的传递和复用,包括布局、布线、标注等。,科通集团 http:/ Drawing,科通集团 http:/ Drawing,科通集团 http:/ HDI小型化设计,如0.65的BGA,不想用盲埋孔来设计 高速设计要求,去除无用焊盘可以提升高速性能 Allegro有2个地方可以实现无盘设计,科通集团 http:/ http:/ http:/ 单独显示孔的颜色和背景区分开 设置孔(Hole)到其他元素的物理和间距规则 注:Hole到Cline或者shape的 的距
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集团 CadenceAllegro 基础 培训 第六
链接地址:https://www.31doc.com/p-3229706.html