Xilinx可编程逻辑器件设计与开发(基础篇)连载23:Spartan.doc
《Xilinx可编程逻辑器件设计与开发(基础篇)连载23:Spartan.doc》由会员分享,可在线阅读,更多相关《Xilinx可编程逻辑器件设计与开发(基础篇)连载23:Spartan.doc(2页珍藏版)》请在三一文库上搜索。
1、Xilinx可编程逻辑器件设计与开发(基础篇)连载23:Spartan5.1.4 BRAM(Block RAM)模块Virtex-6中嵌入BRAM,大大拓展了FPGA的应用范围和应用的灵活性。BRAM可被配置为单端口RAM、双端口RAM、内容地址存储器(CAM)以及FIFO等常用存储结构。Virtex-6中的BRAM是双端口RAM,每个BRAM存储36Kbit数据,支持写和读同步操作,两个端口对称且完全独立,共享存储的数据,可以改变每个端口的位宽和深度。36Kbit可配置成64K1(和相邻36Kbit BRAM级联)、32K1、16K2、8K4、4K9、2K18、1K36或51272的简单双口
2、RAM;每个18Kbit的BRAM也可配置成16K1、8K2、4K4、2K9、1K18或51236的简单双口RAM。存储器内容可在配置比特流时设置。BRAM在写操作过程中,它的输出数据可以编程设置,或者是保持输出数据不变,或者反映正在写入的新数据,或者是正在被覆盖的旧数据。一、 双端口RAM和单端口RAM全双口36Kb BRAM有36Kb的存储空间和两个独立的访问口:A口和B口。类似地,每个18Kbit RAM包含一个18Kbit存储空间和2个全独立的访问口:A口和B口。结构是全对称的,数据可以写入其中的一个口或者两个,也可以从一个或者两个口读出。写操作是同步的,每个口有自己单独的地址、数据输
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Xilinx 可编程 逻辑 器件 设计 开发 基础 连载 23 Spartan
链接地址:https://www.31doc.com/p-3275326.html