毕业设计(论文)-数字钟兼钟控定时器的设计.doc
《毕业设计(论文)-数字钟兼钟控定时器的设计.doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)-数字钟兼钟控定时器的设计.doc(25页珍藏版)》请在三一文库上搜索。
1、四川航天职业技术学院2008届毕业论文 数字钟兼钟控定时器第1章 概述1.1 课题背景由于我门学习了数字电子技术等课程,另外还做过模拟、数字电子技术等实践训练。为了达到设计要求,所以根据自己掌握的数字电路知识,再结合其他专业课知识,我选择了数字电子钟兼钟控定时器这个题目。在制作这个电路的基础上可以看出自己对数字电路及其它专业课的掌握程度,因而很适合毕业设计的题目要求。再者数字电子钟在我们的实际生活中经常见到,它的精度、稳定性远远超过了机械钟表,因此得到了广泛的使用。1.2 发展现状随着社会的进步,信息化产业的发展,出现的高科技产品的技术含量也越来越来高,数字电子技术的掌握和发展是对新知识新技术
2、接轨的一种直接途径;再加上定时器部分自动设置的结合可以说这也是一个现代化产品。虽然现在它的技术含量并不高,但我相信通过努力创新和不断的改进与改装,也将会成为一种实用性强、水平高的产品。可以知道数字电子钟兼钟控定时器这是以社会生活相接轨的课题,因此它会得到社会的认可和使用。第2章 设计工具的简介2.1 Protel DXP简介随着科技与技术的发展,手工制作印制板逐渐被软件代替了。Protel DXP就取代了在电子行业的手工印制板,Protel DXP功能具有:电路原理图的设计,原理图元件编辑器,印制电路板设计编辑器,印制电路板元件封装编辑器,印制板打印编辑器等等。它是第一个将所有设计工具集成于一
3、身,完成电路原理图到最终印制电路板设计全过程的应用型软件,成为当今最为流行的电路设计制版软件。2.2 数字电子技术简介数字电子技术是一门发展迅速、实践性和应用性很强的技术。数字电子技术内容包括数制和码制、逻辑代数基础知识、逻辑门电路、集成触发器和脉冲信号的产生和整形等。还包括内容有组合逻辑电路、时序逻辑电路、数模和模数转换器、半导体存储器和可编程逻辑器件,介绍了中规模集成电路的逻辑功能及其扩展运用,侧重于培养学生综合运用所学知识正确选择集成器件进行逻辑设计和解决较复杂问题的能力。第3章 基本原理与方案设计3.1 基本原理数字电子钟一般由六个部分组成,其中振荡器和分频器组成标准的秒信号发生器,由
4、不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计时器进行计数,把累计的结果以“时”、“分”、“秒”的十进制数字显示出来。“时”显示由二十四进制计数器、译码器和显示器构成,“分”、“秒”显示分别由六十进制计数器、译码器和显示器构成。3.2 方案设计 3.2.1 方案一分析数字电子钟的原理,可分为以下几个模块进行设计:60Hz标准脉冲发生器:60Hz标准脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量。通常用晶体振荡器发出的脉冲经过整形、分频获得60Hz的标准秒脉冲。计数译码显示:秒、分、时分别为六十、六十、二十四进制,可以采用同步或异步中规模计数器完成。 译码采用4/7
5、译码器驱动共阳极数码管。校正电路:由于走时不准确而造成显示的时间快或慢,就要对表进行校准。这一功能利用手动单脉冲或连续脉冲对其进行校准。整点报时电路:当数字钟显示59min变为00min时,开始整点报时。定时定闹电路:如定开时间到,则继电器开触点闭合,如定关时间到,则继电器常开触点断开。其原理框图如图3.2.1所示。振荡器可采用集成电路555定时器与RC组成的多谐振荡器,或者石英晶体振荡器;分频器可以采用CD4060通用型集成电路产生标准的分频信号;可以采用4片双十进制计数器74LS390构成8位十进制计数器,采用74LS48组成译码驱动电路。 3.2.2 方案二根据设计任务和原理,数字钟可用
6、中小规模集成电路制作,也可用大规模集时 显示器分显示器秒显示器 时译码器分译码器秒译码器正点报时电路 时计数器 分计数器秒计数器 校正定时电路振荡器分频电路 图3.2.1 数字钟兼钟控定时器方案一框图成电路制作。数字钟专有集成电路有多种,有的没有定时功能,有的只有单定时功能。而本课题要求具有双定时功能,通过查找资料可知,可以选用集成电路LM8364较为合适。 其原理框图如图3.2.2所示:LED显示器时 钟 I C整点报时电路 60Hz信号产生电路 定时定闹电路控制电路 图3.2.2 数字钟兼钟控定时器方案二框图LM8364除了用做数字钟外,还可兼做钟控定时器。这种钟控定时器具有24h任意时间
7、开、任意时间关、1h定时输出等功能,适合家庭某些电器每天一次的自动控制。数字钟由60Hz信号产生电路、时钟IC、LED显示、整点报时电路、定时定闹电路、控制电路等组成。3. 3 方案论证与比较数字钟可用中小规模集成电路制作,也可用大规模集成电路制作。若用方案一的中小规模集成电路制作,至少需要震荡器、分频器、计数器、显示器等电路,所用的元器件较多,仅计数器就需要好多块,虽然原理简单,但所画出的原理图比较复杂,功能单一。如果用方案二中的 LM8364设计数字钟兼钟控定时器,其电路较为简单,而且实用可靠,走时准确,制作容易。如果仅显示时间之用,只需振荡器、时钟集成电路和显示器就能实现。因此本课题采用
8、方案二中的时钟专用大规模集成电路来设计制作。 第4章 核心器件介绍4.1 LM8364简介LM8364是日本三洋公司的产品,是采用PMOS工艺制成的大规模集成电路,电源电压范围宽(直接驱动LED显示,电源为6.516V,驱动荧光数码管显示,电源为6.521V)。LM8364的引脚如图4.1.1所示。LM8364具有如下特点:除实时显示“时/分”外,还可显示“月/日” ;可按12h或24h方式工作,12h系统带有AM/PM显示;可设置两个报警输出;有减法计时的定时功能,最大定时59min;在出现电源断电等故障时可全位“闪烁”显示。4.2 LM8364内部电路框图1 42 2 413 404 39
9、5 386 377 368 359 34 10 3311 3212 3113 3014 2915 2816 2717 26 18 2519 2420 23 21 22CR输入 报警1输出(定开输出)PM输出 AM输出1 Hz输出 10小时b和c24/12小时选择 f(定开输入)报警1显示输入 g50/60Hz选择 a50/60Hz输入 b小时调小时 d调分钟 c秒显示输入 e(定关输入)报警2显示输入 f到计时显示输入 gVSS a与d10分报警1关闭输入 b到计时输出 e报警2关闭输入 c(定关输出)报警2输出 分f打盹输入/显示月日 分gVDD 分a分c 分b分d 分e图4.1.1 LM8
10、364的引脚图LM8364内部电路复杂,由振荡器、分频器、加计数器、减计数器、驱动电路等组成。LM8364内部电路方框图如4.2.1所示。4.3 LM8364的功能(1)1脚CR输入:1脚输入RC=150kW6800pF时,则产生f0=1600Hz的振荡,经内部32级分频后得到50Hz的时钟信号;1脚输入RC=130kW6800pF时,则产生f0=1920Hz的振荡,经内部32分频后得到60Hz的时钟信号。用50Hz交流电源时,工频50Hz可作为时钟输入。(2)4脚12/24小时选择:悬空为12h工作,连接VDD为24小时(利用AM与PM及10小时b/c端。(3)6脚50/60Hz选择:悬空时
11、用60Hz工作,连接VDD时用50Hz工作。(4)10脚秒显示输入:按S6,分钟位置显示秒数字(如图4.3.1所示功能示意图)。(5)18脚打盹输入:按S7,显示“月/日”,且使两个报警输出暂停10分钟。(6)8脚调小时:按S2,可调小时。(7)9脚调分钟:按S3,可调分钟。(8)5脚定开输入:按S1,显示定开时间,同时按S2,可以调定开时间的“小时”时间;按S1的同时按S3,可以调定开时间的“分钟”时间。 (9)11脚定关输入:按S4,显示定关时间,同时按S3,可以调倒计时时间。倒计时时间可设置为159min的某一数值。 (10)12脚倒计时输入:按S5,显示59min,同时按S3,可以调倒
12、计时时间。倒计时时间可以设置为159min的某一数值。 (11)定开功能:到定开时间,42脚输出高电平,此时若按打盹输入S7,则42脚输出变为底电平,维持10min后又变为高电平。42脚输出的高电平维持59min后自动变为底电平。当42脚为高电平时,按报警1关闭输入S8,42脚变为低电平。(12)定关功能:到定关时间,17脚输出高电平,此时若按打盹输入S7,则17脚输出变为底电平,维持10min后又变为高电平。17脚输出的高电平维持59min后自动变为底电平。当17脚为高电平时,按报警2关闭输入S9,17脚变为低电平。(13)计时功能:按S5,15脚输出高电平,到倒计时时间后,15脚输出变为低
13、电平。为配合LM8364,应采用内部为共阴极且为单阴极连接的发光二极管显示屏,共阴单阴LED显示屏的第一脚为公共阴极。对于其余各脚,可自己测出对应的字段。32级分频振 荡CR输入12/24小时选择月计数日计数50或60成 形50/60Hz输入 50/60Hz选择码交换及输出驱动分计数秒计数时计数秒10小时数字显示报警输出时报 警 比 较报警与倒计时电路报警1关小时数报警2关日字显示打盹倒计时输出月10分数报警1时计数报警1分计数字显示报警1分数字报警2时计数报警2分计数倒计时减数器报警2显示倒计时调计时调分钟报警1显示报警2显示秒显示到计时显示图4.2.1 LM8364内部电路方框图 LM83
14、64 倒定 小 分 定 计开 时 钟 关 时 5 8 9 11 12 10 18 14 16 19 13+VDDS1 S2 S3 S4 S5 S6 S7 S8 S9 图4.3.1 8364功能示意图第5章 设计过程5.1 60Hz信号产生电路数字钟走时是否准确在于60Hz信号的精确度。LM8364的第一脚可外接RC产生50/60Hz信号,用此方法精度较低。图5.1.1所示的3种电路能产生60Hz精密信号。(a)图的集成电路为MM5369;(b)图用CD4060和与非们CD4012构成,用MM5369电路虽然方便,但CD4060比MM5369更容易买到;(c)图用CD4040和反相器组成,CD4
15、040是12级脉动进位二进制分频电路,其12脚Q8输出频率f060.01465201Hz,其误差2.44210-4。本数字钟采用(b)图所示的电路作为时钟信号。60Hz信号产生电路图(a)60Hz信号产生电路图(b)60Hz信号产生电路图(c)图5.1.1 60Hz信号产生电路CD4060为14位二进制串行计数器/分频器,其内部带有振荡器,可外接电阻和电容构成RC振荡器,也可以通过外接晶体构成高精度的振荡器。CD4060有14级计数器,但只引出10个输出端。CD4060还有一个公共的清零端,只要在清零端加一个高电平或正脉冲,即可使计数器输出全部为“0”电平,并迫使振荡器停振。CD4060外接3
16、2768Hz的晶体和电阻产生32768Hz的振荡信号,经内部电路分频后从13脚输出64Hz的信号,从CD4060的第3,2,1,5,脚取出Q14(2Hz),Q13(4Hz),Q12(8Hz),Q10(16Hz)四个信号,使其每半秒封锁第2个与非门G2两次(即每秒可去掉4个脉冲),从而输出高精度的60Hz信号。其工作波形如图5.1.2所示。 关于精密60Hz信号的产生电路,除了图5.1.1所示的3种外,还有其他的电路形式,这里就不一一介绍了。64Hz Q9G1输出16Hz Q108Hz Q124Hz Q132Hz Q14O1/4S图.5.1.2 60Hz信号产生原理5.2 整点报时电路 当数字钟
17、显示59min变为00min时,应整点报时。根据分析,十分位显示数字2,3,4,5时,十分位的g段始终是亮的;十分位显示数字0与1时,十分位的g段是灭的。因此十分位的g段由亮变灭只发生在59min变为0min时,这样可用十分位的g段作为整点报时的触发信号。数字钟兼钟控定时器原理图如后附页一所示,图中没标型号的二极管为IN4148,电解电容的耐压为16V。整点报时由NE555构成的单稳态电路来控制。当十分位的g段由亮变灭时,经微分限幅后触发IC1的第二脚,IC1的第三脚输出高电平,触发音乐片,奏响一手歌之后停止。由于第3脚的输出接有光敏电阻,因此白天光敏电阻的阻值小可触发音乐片,夜晚光敏电阻的阻
18、值很大,不能触发音乐片。没有触发时IC1的第二脚电压大雨VDD/3(由R1,VD1,R2决定),第3脚输出低电平。假设忽略二极管VD1的压降,根据IC1的第二脚电压要求,应满足即2R1R2 取R2为51KW,但R1不能取值过大,否则整点将无法触发单稳态电路,这里取R1为30KW。R3与C2的取值应保证输出暂稳态的时间tp小于音乐片一手歌的时间,这里取R3为30KW,C2为33mF/16V的电解电容(因电源为9V),则tp为 tp=1.1R3C2=1.1301033310-6=1.1S音乐片选择HL9300F,R6选390W/ 1/4W,光敏电阻选择暗电阻大雨10MW的元器件。5.3 定时闹钟电
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计 论文 数字 钟兼钟控 定时器 设计
链接地址:https://www.31doc.com/p-3284972.html