一文带你了解以FPGA为控制核心的程控滤波器设计.doc
《一文带你了解以FPGA为控制核心的程控滤波器设计.doc》由会员分享,可在线阅读,更多相关《一文带你了解以FPGA为控制核心的程控滤波器设计.doc(1页珍藏版)》请在三一文库上搜索。
1、一文带你了解以FPGA为控制核心的程控滤波器设计5 测试方案与测试结果5.1 放大器测试放大器输入端的正弦信号频率为10 kHz,振幅为10 mV,设定增益大小分别为10、20、30、40、50、60dB,用示波器测量实际输出幅值,计算出实际增益,其误差小于1%.此外,测得放大器通频带为1200kHz。5.2 低通、高通滤波器测试将放大器增益设置为40dB,滤波器设置为低通滤波器,预置滤波器截止频率在130 kHz范围,步进为1kHz.用示波器测量实际截止频率,计算相对误差小于1.5%,且2fc处的电压总增益小于20dB.高通滤波器测试方法同理。5.3 椭圆滤波器测试放大器增益设置为40 dB
2、,用示波器测量实际-3 dB截止频率和200 kHz处的总电压增益。测得fc=50.0kHz,在150 kHz处幅度就已几乎衰减到0.5.4 幅频特性与相频特性测试测量低通、高通滤波器的频率特性,在示波器上显示其幅频特性曲线,与所设置的滤波模式及截止频率相符。6 结束语本系统放大器增益范围1060 dB,通频带1200 kHz,增益误差小于1%.滤波器截止频率范围130kHz,误差小于1.5%.椭圆滤波器截止频率误差为0,在150 kHz处幅度几乎衰减到0.误差主要于时钟频率,当截止频率为20 kHz的时候,所需最高的时钟频率为2MHz,不能保证很好的时钟沿,而且时钟频率也不可能精确地控制,以及放大器的非线性误差。此外,利用DAC0800和有效值检波电路实现了幅频特性测试仪,系统整体性能良好。整个系统在单片机和FPGA的有机结合、协同控制下,工作稳定,测量精度高,人机交互灵活。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一文带 了解 FPGA 控制 核心 程控 滤波器 设计
链接地址:https://www.31doc.com/p-3362444.html