一种以三个芯片级联而成的窄脉冲小信号运算放大电路.doc
《一种以三个芯片级联而成的窄脉冲小信号运算放大电路.doc》由会员分享,可在线阅读,更多相关《一种以三个芯片级联而成的窄脉冲小信号运算放大电路.doc(2页珍藏版)》请在三一文库上搜索。
1、一种以三个芯片级联而成的窄脉冲小信号运算放大电路摘要:文中设计并实现了一个窄脉冲小信号运放电路。在文章的开始首先介绍了运放的使用背景以及这次设计的目的,然后介绍了设计思路和具体的电路实现,最后对该运放进行测试。测试表明该运放能够对上升沿为50ns的窄脉冲小信号进行放大。运算放大器是具有很高放大倍数的电路单元。在实际电路中,通常结合反馈网络共同组成某种功能模块。由于早期应用于模拟计算机中,用以实现数学运算,故得名运算放大器.运放是一个从功能的角度命名的电路单元,可以由分立的器件实现,也可以实现在半导体芯片当中。随着半导体技术的发展,大部分的运放是以单芯片的形式存在。运放的种类繁多,广泛应用于电子
2、行业中。文中介绍的就是一种以三个芯片级联而成的差分运算放大器,该运放能实现窄脉冲小信号放大,脉冲的上升沿可以达到50ns.1 设计目的根据项目需要,本次设计的差分运算放大器是用于放大检波器输出的信号的,由于接收机接受的信号是小信号脉冲调制,因此设计的运放必要能够放大小信号窄脉冲。因为在小信号情况下,检波器输出为毫伏级别,而指标要求输出在-2+2V之间,所以设计的差分放大电路放大倍数约100倍。2 设计思路由于此次设计的运放是为了放大脉冲信号的,所以必须要考虑脉冲信号上升沿的问题,如果上升沿时间太大会导致脉冲信号的失真,因此设计的最初就是要限定脉冲信号上升沿时间T50ns.由于脉冲信号的带宽和上
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一种 三个 芯片 级联 脉冲 信号 运算 放大 电路
链接地址:https://www.31doc.com/p-3363658.html