关于ADC中几种通用的输入采样结构.doc
《关于ADC中几种通用的输入采样结构.doc》由会员分享,可在线阅读,更多相关《关于ADC中几种通用的输入采样结构.doc(4页珍藏版)》请在三一文库上搜索。
1、关于ADC中几种通用的输入采样结构模拟系统设计人员面临许多设计挑战。他们不仅需要选择合适的集成电路(IC)器件,还必须准确地预测这些元器件在系统内的相互影响。由此看来, 模数(A/D)转换器的设计是一项艰巨的挑战,因为必须在系统级考虑各种不同的输入采样结构,并做出正确的选择。本文将探讨几种通用的输入采样结构,并讨论每种结构对系统其他部分的影响。输入采样基本电路结构随着数字化的普及和技术的发展,A/D转换器的应用无处不见。在目前使用的众多 CMOS A/D转换器中,一种常用解决方案是使用 开关电容结构实现输入采样。在这种最基本的结构中,输入部分由一只体积相对较小的电容器和一个模拟开关组成,如图1
2、所示,当开关设在位置1时,进入采样过程,采样电容器被充电至采样节点的电压(在此例中为VS)。然后,开关被切换至位置2,转换到放电过程,此时采样电容器上累积的电荷被放电或转移至采样电路的其他电路上。充电,然后放电,再充电,再放电,这一过程周而复始。上述电路结构中,没有使用缓冲器,而是直接利用开关电容器输入,这样会引起严重的系统级问题。因为在采样过程中,将采样电容器充电到采样点电压所需的电流必须由连接到A/D转换器输入端的外部电路来提供。当电容器切换到采样节点(图1中的开关位置1)时,需要大电流对电容器进行快速充电。实际上,这一瞬态电流的大小是采样电容器容值、电容开关频率和采样节点电压的函数。该开
3、关电流由下式表示: iin = CVf,其中,C为采样电容器的电容值,V为采样节点上的电压(此例中为VS),而f为采样开关的开关切换频率。这个开关电流会在采样节点产生较高的电流过冲峰值(如图1所示)。在对A/D转换器的前端模拟电路进行设计时,必须考虑这一开关电流所带来的不良影响。当该电流流经任何电阻时,都会产生压降,从而在A/D转换器的采样节点处产生电压误差。如果转换器的输入端连接有高阻抗传感器或高阻抗滤波器,那么误差将变得很大。为了进行详细的说明,引用一个例子,如图2所示。该例中假设A/D转换器的前端加有一个阻值为10k的电阻,来隔离传感器并改善静电放电(ESD)保护功能。此例中采样电容器为
4、10 pF,开关频率为1 MHz。根据上式,瞬态电流约为25 A。当这个瞬态电流通过输入端串联的10 k电阻时,采样节点上将会产生250 mV的电压误差。由于采样点可能在下一个采样周期之前达到稳定,因此这是最差情况下的估算值。具体的充电环路的建立时间取决于10 k电阻器和采样电容以及A/D转换器输入端的寄生电容所构成的RC时间常数。寄生电容来自于A/D转换器的连接导线、电路板走线长度以及内部MOS开关电容等。此外,可能需要外部缓冲器电路提供必需的电流,并确保采样点得到正确设置以保持线性。然而,在更高开关频率下,放大器输出阻抗会增大。因此必须仔细选择放大器和相关电路才能解决瞬态开关电流问题。输入
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 关于 ADC 中几种 通用 输入 采样 结构
链接地址:https://www.31doc.com/p-3387521.html