关于空时编码算法的仿真研究及其DSP+FPGA的硬件实现详解.doc
《关于空时编码算法的仿真研究及其DSP+FPGA的硬件实现详解.doc》由会员分享,可在线阅读,更多相关《关于空时编码算法的仿真研究及其DSP+FPGA的硬件实现详解.doc(3页珍藏版)》请在三一文库上搜索。
1、关于空时编码算法的仿真研究及其DSP+FPGA的硬件实现详解移动通信是目前通信领域发展最迅速、进步最快的行业之一,业务量的增加进一步促进移动通信向前发展,为了能够向用户提供更多的无线数据业务以及更高的数据传输速率,国际电信联盟于20世纪90年代提出了IMT2000系统,目的为世界各国的无线通信系统制定统一的标准。而能提高系统的通信速率,多载波、多址与多输入多输出(MIMO)技术在该系统中得到广泛的应用。但是由于无线信道多径的存在,会产生频率选择性衰落,会使数据在高速传输过程中产生码间串扰,所以就产生了正交频分复用(0FDM)技术。本文在分析多输入多输出系统的技术上,对其中的空时编码的Alamo
2、uTI方案进行了仿真研究,同时结合自己的工作实际给出了其方案的2发1收的DSP+FPGA的硬件实现,从而验证了空时编码的性能。1 空时编、译码原理空时编码(Space TIme Coding)技术是针对多个发射天线和多个接收天线(MTMR)构成的多输人多输出(MIMO)结构而提出的一种技术,其突出特点是针对空时二维进行联合编码。能够显著提高无线信道中的传输速率。图l是空时编码的一般结构图。空时编码的物理实质在于:利用存在于空域与时域之间的正交或准正交特性,按照某种设计准则,把编码冗余信息尽量均匀地映射到空时二维平面,以减弱无线多径传播所引起的空间选择性衰落的不利影响,从而实现无线信道中高可靠性
3、的高速数据传输。空时编码结构上的不同,主要分为空时格形码(STTC)、空时分组码(STBC)和分层空时码(BLAST)等。其中,STBC能够通过简单的译码算法实现最大可能的分集优势,由于它很简单,所以非常吸引人。最简单的空时编码是由AlamouTI于1998年首先提出。AlamouTI方案是为发射天线数为2的系统提供完全发射增益的第一种空时分组码。2 空时编译码的性能仿真根据以上Alamouti方案,我们选择慢瑞利衰落信道下对空时编译码进行仿真试验和评估。对于慢的瑞利衰落信道,Alamouti方案的成对差错概率可以表示为:因此在试验中假定每一根发射天线到接收天线的衰落都是相互独立的,并且接收机
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 关于 编码 算法 仿真 研究 及其 DSP FPGA 硬件 实现 详解
链接地址:https://www.31doc.com/p-3388702.html