关于高速连接器和背板测试分析及测试方案详解.doc
《关于高速连接器和背板测试分析及测试方案详解.doc》由会员分享,可在线阅读,更多相关《关于高速连接器和背板测试分析及测试方案详解.doc(4页珍藏版)》请在三一文库上搜索。
1、关于高速连接器和背板测试分析及测试方案详解随着数字电路工作速度的提高,PCB、连接器、背板上信号的传输速率也越来越高,如HDMI 1.3的信号速率达到3.4Gb/s,USB3.0的信号速率已经达到5Gb/s,PCI-E Gen3的信号速率更是高达8Gb/s,SATA下一代的信号速率将达到12Gb/s。在较低数据速率时,驱动器和接收机一般是导致信号完整性问题的主要因素。以往人们通常把印刷电路板、连接器、电缆和过孔当成是简单的部件,稍加考虑或者无需考虑其他因素就可以很容易地把它们组成一个系统。现在,从逻辑电平0 到逻辑电平1 的数据上升时间已不足100 ps,如此高速的信号在传输线路上传输时会形成
2、微波传输线效应,这些传输线效应对于信号的影响会更加复杂。很多系统内的物理层有许多线性无源元件,它们会因阻抗不连续而产生反射,或者对于不同频率成分有不同的衰减,因此作为互连的物理层特性检验正变得日益关键。一般用时域分析来描述这些物理层结构的特征,为了获得一个完整的时域信息,必须要测试反射和传输(TDR和TDT)中的阶跃和脉冲响应。随着信号频率的提高,还必须在所有可能的工作模式下进行频域分析,以全面描述物理层结构的特征。S参数模型说明了这些数字电路所展示出的模拟特点,如不连续点反射、频率相关损耗、串扰和EMI等。全面的特性检定包括前项和后向传输和反射、所有可能的工作模式以及频域和时域。传统PCB板
3、的阻抗测试方法不能完全描述信号经过传输线路后的行为特点,因此对于这些高速传输线和连接器的分析也要把时域和频域结合起来,采用更高级的分析方法,其中一种很有效的工具就是物理层测试系统(PLTS)。物理层测试系统(PLTS)适合用于高速连接器、背板、PCB或电缆的信号完整性分析。PLTS 软件引导用户完成硬件设置、校准和数据采集。时域反射计(TDR)和矢量网络分析仪(VNA)都可作为测量引擎,它们各自的校准向导将允许采用先进的校准技术,可去除不需要的测试夹具效应,比如电缆损耗、连接器不连续性和印制电路板材料的介电损耗等。用PLTS器件数据库通过许多有用方法观看器件的性能特性, 可用Novel眼图综合
4、引擎完成熟悉的时域分析(TDR 和TDT)。对于高速数字标准,例如HDMI和SATA,由于高速数据的快上升时间沿会在背板通道内产生微波传输线效应,所以现在频域分析已处于主导地位,因此我们经常需要测试输入差分插入损耗(SDD21)。PLTS提供的虚拟位图发生器允许把用户定义的二进制序列或标准PRBS与测量数据相卷积而得到眼图。此外,PLTS 还使用专利变换算法得到频域和时域数据,正向和反向信号流,以及所有可能工作模式(单端、差分和模式转换)中的传输和反射项。PLTS软件采用专门设计的用户界面,使得设置、校准和测量变得非常直观,尽量避免了人为差错。向导程序会引导用户完成所有要求的步骤,它还会提示用
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 关于 高速 连接器 背板 测试 分析 方案 详解
链接地址:https://www.31doc.com/p-3389031.html