半加器和全加器的原理及区别(结构和功能).doc
《半加器和全加器的原理及区别(结构和功能).doc》由会员分享,可在线阅读,更多相关《半加器和全加器的原理及区别(结构和功能).doc(2页珍藏版)》请在三一文库上搜索。
1、半加器和全加器的原理及区别(结构和功能)半加器半加器+半加法和全加法是算术运算电路中的基本单元,它们是完成1位二进制相加的一种组合逻辑电路。一位加法器的真值表见表1.1;由表中可以看见,这种加法没有考虑低位来的进位,所以称为半加。半加器就是实现表1.1中逻辑关系的电路。被加数A加数B和数S进位C0000011010101101全加器全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。根据它的功能,可以列出它的真值表,如表1.2所示。半加器和全加器的区别1、半加器 在数学系统中,二进制加法器是它的基本部件之一。半加器(半加就是只求本位的和,暂不管低位送来的进位数)的
2、逻辑状态表其中,A和B是相加的两个数,S是半加和数,C是进位数。由逻辑状态表可写出逻辑式:由逻辑式就可画出逻辑图,如下图(a)和(b)所示,由一个“异或“门和一个”与“门组成。半加器是一种组合逻辑电路,其图形符号如下图(c)所示。2、全加器当多位数相加时,半加器可用于最低位求和,并给出进位数。第二位的相加有两个待加数和,还有一个来自前面低位送来的进位数。这三个数相加,得出本位和数(全加和数)和进位数。这种就是“全加“,下表为全加器的逻辑状态表。全加器可用两个半加器和一个“或“门组成。如上图(a)所示。和在第一个半加器中相加,得出的结果再和在第二个半加器中相加,即得出全加和。两个半加器的进位数通过”或“门输出作为本位的进位数。全加器也是一种组合逻辑电路,其图形符号如上图(b)所示。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 半加器 全加器 原理 区别 结构 功能
链接地址:https://www.31doc.com/p-3397604.html