四路加法器实现步骤.doc
《四路加法器实现步骤.doc》由会员分享,可在线阅读,更多相关《四路加法器实现步骤.doc(2页珍藏版)》请在三一文库上搜索。
四路加法器实现步骤概述利用4个dsp48e1模块,实现四路加法器,dsp48e1模块在手册中表示比较复杂,找了两个图,可以大致看懂他的基本功能。图1 dsp48e1端口说明图2 简化的DSP48E1结构软件环境 Matlab 2014 a Vivado 2014.4 System generator 2014.4实现步骤1、 模型搭建与仿真在simulink环境下工程搭建如下图3 四路加法器原理图模型搭建完毕后,双击system generator ,按照a7试用板的型号设置如下图4 system generator2、vivado仿真找到输出目录,打开xpr文件,可得完整的vivado工程图5 工程结构直接运行仿真图6 仿真仿真结果设置4路输入,分别输入: 1,2,3,4(fix_18_0),可得48bit的输出1010b图7 仿真结果分析还没有用到SIMD功能,不知道为什么,一旦勾选SIMD功能将48bit拆分成4个12bit就会出现报错,可能是我的参数设置有问题,这一步还得继续看一下官方的手册,希望下次能够将这个问题解决。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 四路 加法器 实现 步骤
三一文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
链接地址:https://www.31doc.com/p-3406863.html