基于ARM的多路同步的A-D和D-A设计.doc
《基于ARM的多路同步的A-D和D-A设计.doc》由会员分享,可在线阅读,更多相关《基于ARM的多路同步的A-D和D-A设计.doc(2页珍藏版)》请在三一文库上搜索。
1、基于ARM的多路同步的A/D和D/A设计ARM处理器是一种32位精简指令集RISC微处理器,片内集成了丰富的硬件资源,广泛的应用于许多嵌入式系统中。S3C2440是一款基于ARM920T内核的32位RISC嵌入式处理器,运行主频可达400MHz.本文阐述选用S3C2440处理器设计的一种同步、高速、高精度、多通道的数据采集与信号输出系统的设计方法。1 多路同步A/D设计1.1 ADS8556的功能系统选用TI公司生产的16位6路同步逐次逼近型模数转换芯片ADS8556.输入模拟信号电压范围为-12V+12V.常规应用下功耗为251.7mW,最大功耗为298.5mW,信噪比可达91.5dB.AD
2、S8556芯片内部包含6个独立的采样保持模块和对应的6个独立的模数转换模块,可实现对6路信号的同时同步的模数转换。ADS8556工作模式分为硬件模式和软件模式,本设计采用硬件模式。在硬件模式下ADS8556的功能设置(如每对通道的转换使能、参考电压选择等)都是通过对相关引脚设置高低电平实现的。ADS8556支持并行和串行接口方式,本设计采用串行SPI接口与S3C2440连接。采用串行接口的优点是节约S3C2440的引脚资源,S3C2440绝大多数引脚是功能复用的,若采用并行接口会占用其16个I/O引脚资源。ADS8556具有3个串行数据输出端口SDO_A、SDO_B、SDO_C,转换结果通过端
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 ARM 同步 设计
链接地址:https://www.31doc.com/p-3409346.html