基于DBPL编码信号的信号源系统设计.doc
《基于DBPL编码信号的信号源系统设计.doc》由会员分享,可在线阅读,更多相关《基于DBPL编码信号的信号源系统设计.doc(3页珍藏版)》请在三一文库上搜索。
1、基于DBPL编码信号的信号源系统设计DBPL(DifferenTIal Bi-Phase Level)编码是一种超越传统数字传输极限的编码方式。DBPL编码被广泛应用于以太网、工程测井仪器和铁路应答器等工程应用中。在铁路应答器中,通过DBPL编码传输信号给列车车载处理器,实现对列车运行的控制。本文设计了一种基于AT89LV51单片机控制的DBPL编码信号的信号源系统,能够产生DBPL编码信号;同时设计了系统的电源管理模块,保证系统的正常供电。1 信号源系统的设计该信号源由时钟复位模块、DBPL信号产生电路、DC-DC转换电路、充电管理电路和AD转换电路组成。单片机AT89LV51控制编码模块产
2、生DBPL信号;充电管理电路对系统所用电池进行充电管理,保证电池的充分充电;DC-DC转换电路为单片机以及编码逻辑产生稳定电压的供电;AD转换电路采集电池电量信息,并告知单片机处理。信号源系统设计框图如图1所示。11 DBPL信号产生电路本设计中,DBPL信号由作为能量载波的正弦波与脉冲编码信号合成。脉冲编码信号采用DBPL编码,平均传输速率为56448 kbs;能量载波为正弦波,信号频率为882 kHz。该模块的输入为8位待编码的并行二进制数据,与AT89LV51单片机的P10P17相接,由单片机控制提供输入。DBPL信号产生电路原理图如图2所示。其中,并行转串行电路采用一片8位并串转换移位
3、寄存器74166和一片计数器74163,计数器74163采用模8计数。当计数器计满8个数时,清零计数器,重新开始计数;计数期间,8位并行数据按照时钟节拍输出。2分频及64分频采用计数器74163实现。微分电路采用D触发器及门电路实现。并串转换输出 Q1经过非门与微分电路取得的上升沿Q2相与,得出 Q3,经过D触发器实现2分频输出Q4,最后Q0与Q4异或求得编码输出。输出882kHz的方波和56448 kHz的脉冲波,再分别进行滤波、放大调理,然后合成为最终所要得到的DBPL信号。假设单片机输入并行数据为11010011,则图2中各点的波形如图3所示。12 充电管理电路出于对系统便携式的考虑,本
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 DBPL 编码 信号 信号源 系统 设计
链接地址:https://www.31doc.com/p-3409758.html