基于FPGA和处理器的集成式电源管理方案.doc
《基于FPGA和处理器的集成式电源管理方案.doc》由会员分享,可在线阅读,更多相关《基于FPGA和处理器的集成式电源管理方案.doc(3页珍藏版)》请在三一文库上搜索。
1、基于FPGA和处理器的集成式电源管理方案该解决方案在单芯片IC上集成多个开关稳压器、LDO和监控/看门狗定时器由于机器视觉系统的尺寸不断变小,而这些系统的处理能力持续飞速增长,电源管理正进一步成为新机器视觉系统的重要设计因素。目前,最新的FPGA和用于机器视觉系统的处理器有一个共同的要求,即需要多个供电轨供电。通常用于这些FPGA和处理器的电源要求使用多个分立式开关稳压器和LDO。在这些分立式电源设计中,使用开关稳压器来为高电流内核电轨供电,使用LDO为对噪声更敏感、低电流的时钟供电。更多新的集成式电源解决方案正在开发中,以便满足更小的PCB面积要求,如机器视觉系统中。这些新的多通道集成式电源
2、管理解决方案在单芯片IC中集成多个开关稳压器、LDO和监控/看门狗定时器,极大地缩减了用于FPGA的典型多电轨电源解决方案的尺寸、成本和设计时间。随着客户设计周期的不断缩短,产生多个电轨的单电源IC变得越来越重要,它们极为灵活且易于配置,因此单个多通道IC可快速用于不同的应用或配置中,轻松减少设计时间以及新产品的上市时间。(见图1。)使用uPMU为FPGA和处理器供电的优势有:经济有效的解决方案电路板占位面积小可轻松实现时序控制和电压跟踪低噪声、开关错相工作,减少EMI无需使用外部同步信号使用简便,不需要具有太多的电源专业知识更少的元器件、更高的可靠性让我们详细看看其中的四大重要优势:解决方案
3、尺寸将多个开关降压稳压器、LDO、电源监控器和看门狗功能集成到单芯片解决方案中,可以大幅缩小多轨电源解决方案的PCB面积。ADP5034就是一个很好的范例,它是一款集成两个300 mA LDO的双通道降压稳压器,采用24引脚LFCSP封装。ADP5034在单个封装中集成多个开关稳压器和LDO,实现新一代高集成度多路输出稳压器,只需非常小的电路板空间。集成开关稳压器以3MHz开关频率工作,允许使用非常小的片式电感,极大地减少解决方案的整体尺寸。ADP5034解决方案的整体尺寸仅为72 mm2。易于使用新产品的设计周期越来越短,初始阶段易于设计、未来又能根据设计要求轻松修改的新型电源管理解决方案对
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 处理器 集成 电源 管理 方案
链接地址:https://www.31doc.com/p-3410184.html