基于Freeze的FPGA低功耗设计.doc
《基于Freeze的FPGA低功耗设计.doc》由会员分享,可在线阅读,更多相关《基于Freeze的FPGA低功耗设计.doc(2页珍藏版)》请在三一文库上搜索。
1、基于Freeze的FPGA低功耗设计由于更严格的功耗限制、规范和标准要求,系统设计师现在比什么时候都关注功耗问题。对于下一代的设计,功耗预算通常得到稳定的控制,或者降低,但却增加了更多的特性和处理能力需求。通常,尽管产品特性和性能需求不断增加,功耗预算还是很紧张,功能和性能的增加与降低功耗的目的是相矛盾的。摩尔定律效应缩小了工艺的尺寸加大了功耗问题,而且由于高的晶体管泄漏增加了静态功耗。如数码相机、无线手持设备、智能电话和多媒体播放器这些电池供电应用的增长,推动了对低功耗半导体器件的需求。这种需求的爆发性增长加之对节能的不断提高的要求,特别是与电池寿命相关的节能要求,导致对低功耗半导体技术的全
2、球性需求。其结果是,半导体设计师开始研究如何在不增加系统的功率条件下,不断地提高性能、降低成本并延长电池的寿命。需要低功耗的半导体技术的应用可以是电池供电的电器、具有可靠性考虑的热敏感应用,或者具有严格功率预算以及冷却方法受限的交流电供电应用。需要低功耗解决方案的应用包括从便携式电子产品到工业测试和测量设备,以及可移动的医疗电子设备和汽车应用以及军用和航空应用。对于这些应用,可以使系统快速进入和退出低功耗模式,最终获得最低的功耗和很长的系统空闲时间。其它的考虑包括设计安全性、原型建立、外形尺寸、设计复用以及现场可升级能力。传统上,专用集成电路(ASIC)和复杂的可编程逻辑器件(CPLD)解决了
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 Freeze FPGA 功耗 设计
链接地址:https://www.31doc.com/p-3410649.html