基于HMC704LP4的一种X波段跳频源设计方案.doc
《基于HMC704LP4的一种X波段跳频源设计方案.doc》由会员分享,可在线阅读,更多相关《基于HMC704LP4的一种X波段跳频源设计方案.doc(2页珍藏版)》请在三一文库上搜索。
1、基于HMC704LP4的一种X波段跳频源设计方案随着雷达、电子侦察与对抗、通信等领域技术的发展,对频率源提出了越来越高的要求,主要表现在高频率、低相噪、低杂散、小步进、宽频带、小体积等方面。频率合成技术作为系统实现高性能指标的关键技术之一,包括四种合成方式:直接模拟式频率合成、锁相频率合成(PLL)、直接数字式频率合成(DDS)和混合式频率合成(DDS+PLL)1 指标要求与方案分析具体指标如下:频率范围:9.8710.47 GHz频率步进:30 MHz相位噪声:-93 dBc/Hz1kHz杂散抑制:-60 dBc跳频时间:50s根据所列指标,如果采用直接模拟式虽然相噪、杂散、跳频时间等指标得
2、以保证,但由于所需设备量大,导致体积大、成本高。DDS+PLL合成方式包括DDS激励PLL的方式、DDS内插入PLL做分频器以及DDS与PLL混频的方式。DDS激励PLL做分频器的方式由于DDS最大输出频率不高,需要多次倍频从而恶化相噪,难以满足系统要求DDS与PLL环外混频的方式由于输出信号的带宽和杂散主要取决于 DDS而难以满足系统要求,而DDS内插PLL作为分频器的方式得到的信号杂散较低,频率分辨率小且能做到较宽的频带,但是时钟频率较高的DDS价格昂贵。采用锁相环合成,杂散性能与相位噪声性能较好,可实现的工作频带宽,但频率切换速度较慢,跳频时间较长。由于系统并没有对频率切换速度提出过高要
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 HMC704LP4 一种 波段 跳频源 设计方案
链接地址:https://www.31doc.com/p-3410724.html