基于谐波混频的微波低相噪锁相设计.doc
《基于谐波混频的微波低相噪锁相设计.doc》由会员分享,可在线阅读,更多相关《基于谐波混频的微波低相噪锁相设计.doc(2页珍藏版)》请在三一文库上搜索。
1、基于谐波混频的微波低相噪锁相设计摘要:该设计通过谐波混频的方式实现常规分频式锁相环所难以实现的低相噪指标。在理论分析的基础之上,提出微波低相噪锁相环设计方案,制定实际电路结构,通过对电路的调试达到在55 GHz频点输出-11130 dBcHz10 kHz的相噪指标和-6733 dBc的杂散指标。验证了通过谐波混频的方式实现微波低相噪锁相的可行性。关键词:低相噪;谐波混频;锁相源;杂散指标引言众所周知锁相环的环路带宽以内的相位噪声主要由晶体振荡器经过倍频恶化后的相位噪声与鉴相器引入的相位噪声共同决定。对于环路带宽以外的相位噪声则主要由VCO的相位噪声和鉴相器引入的噪声基底恶化共同决定。也即是PL
2、L对参考晶体噪声源呈现低通特性,而对VCO噪声呈现高通特性。因此通过常规的分频锁相方式,由于鉴相器鉴相频率较高以及噪声基底的恶化无法取得较好的相噪指标。本振相位噪声水平很高的时候,射频输出的相位噪声与混频后中频信号的相位噪声基本上一致,这就提供了一种获得低相噪的解决方式,即通过谐波混频的方式降低鉴相器射频输入端的频率,并采用相噪水平很好的本振,基底噪声不会进一步恶化,这样系统输出的相位噪声由鉴相器的相位噪声决定。由于将鉴相器的射频反馈输入频率大大降低,使输出信号的相位噪声较之常规的分频式锁相环得以很大程度上的改善。1 锁相源电路设计11 电路指标本次微波低相噪锁相设计的预期技术指标有:(1)相
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 谐波 混频 微波 低相噪锁相 设计
链接地址:https://www.31doc.com/p-3418224.html