搭配最佳供电序列方案 FPGA系统电源管理效率大增.doc
《搭配最佳供电序列方案 FPGA系统电源管理效率大增.doc》由会员分享,可在线阅读,更多相关《搭配最佳供电序列方案 FPGA系统电源管理效率大增.doc(3页珍藏版)》请在三一文库上搜索。
1、搭配最佳供电序列方案 FPGA系统电源管理效率大增本文介绍的序列解决方案包括:1.将PGOOD接脚串接为启动接脚2.使用重置芯片排3.模拟电源恢复/切断序列器4.具备电源管理总线(PMBus)接口的数字系统健康监控器方法一:将PGOOD接脚串接为启动接脚若要以基本且符合成本效益的方式排序,可串接某一电源的PG接脚,做为下一次序列供电的启动接脚(图1),达到PG门坎(通常指电源达到九成终值)后,第二电源就会启动。这项方式成本较低,但无法轻易操控时间,若在EN接脚增加电容,即可在各级之间加上时间差,不过在温度变化与电源重复循环时,这项方式并不可靠。此外,本方式并不支持电源切断序列。方法二:使用重置
2、芯片排序对于电源恢复排序而言,另一项简易方式为重置芯片与时间差。重置芯片监控门坎限制紧密的电源轨,一旦电源轨距离终值只剩3%以下,重置芯片将进入由解决方案设定的等候期,再启动下一轨。只要使用EEPROM或外部电容,即可将等候期纳入重置芯片编程,一般多信道重置芯片(图2),在电源恢复排序时使用重置芯片,能够监控解决方案。由于系统将确定每一轨都保持在稳压范围内,才会启动下一轨,故变电器不须具备PGOOD接脚,不过重置芯片序列解决方案并不适用于电源切断排序。方法三:模拟电源恢复/切断序列器电源恢复排序通常比电源切断排序简单,若要同时达成两者,可使用简易模拟序列器(图3),翻转(序列一)或混合(序列二
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 搭配最佳供电序列方案 FPGA系统电源管理效率大增 搭配 最佳 供电 序列 方案 FPGA 系统 电源 管理 效率 大增
链接地址:https://www.31doc.com/p-3442318.html