基于FPGA的条纹显示设计与实现论文.doc
《基于FPGA的条纹显示设计与实现论文.doc》由会员分享,可在线阅读,更多相关《基于FPGA的条纹显示设计与实现论文.doc(9页珍藏版)》请在三一文库上搜索。
1、基于FPGA的条纹显示设计与实现1 FPGA介绍FPGA(Field Programmable Gate Array,现场可编程门阵列),它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为ASIC(Application Specific Integrated Circuit,专用集成电路)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。1.1 工作原理FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出
2、输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。 现场可编程门阵列(FPGA)是可编程器件,与传统逻辑电路和门阵列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的结构。FPGA利用小型查找表(161RAM)来实现组合逻辑,每个查找表连接到一个D触发器的输入端,触发器再来驱动其他逻辑电路或驱动I/O,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到I/O模块。FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块
3、之间或模块与I/O间的联接方式,并最终决定了FPGA所能实现的功能,FPGA允许无限次的编程。1.2 基本特点1)采用FPGA设计ASIC电路(专用集成电路),用户不需要投片生产,就能得到合用的芯片。2)FPGA可做其它全定制或半定制ASIC电路的中试样片。3)FPGA内部有丰富的触发器和I/O引脚。4)FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。5) FPGA采用高速CMOS工艺,功耗低,可以与CMOS、TTL电平兼容。可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最佳选择之一。FPGA是由存放在片内RAM中的程序来设置其工作状态的,因此,工作时需要对片
4、内的RAM进行编程。用户可以根据不同的配置模式,采用不同的编程方式。加电时,FPGA芯片将EPROM中数据读入片内编程RAM中,配置完成后,FPGA进入工作状态。掉电后,FPGA恢复成白片,内部逻辑关系消失,因此,FPGA能够反复使用。FPGA的编程无须专用的FPGA编程器,只须用通用的EPROM、PROM编程器即可。当需要修改FPGA功能时,只需换一片EPROM即可。这样,同一片FPGA,不同的编程数据,可以产生不同的电路功能。因此,FPGA的使用非常灵活。2 VGA介绍VGA(Video Graphics Array)是IBM在1987年随PS/2机一起推出的一种视频传输标准,具有分辨率高
5、、显示速率快、颜色丰富等优点,在彩色显示器领域得到了广泛的应用。VGA(Video Graphics Array,视频图像阵列)接口是一种D型接口,上面共有15针孔,分成三排,没排五个。其中,除了2根NC(Not Connect)信号、3根显示数据总线和5个GND信号,比较重要的是3根RGB彩色分量信号和2根扫描同步信号HSYNC和VSYNC针。VGA接口中彩色分量采用RS343电平标准。RS343电平标准的峰峰值电压为1V。VGA接口是显卡上应用最为广泛的接口类型,多数的显卡都带有此种接口。现行的VGA接口设计都用于CRT显示器,用于计算机的输出设备。主要端口说明如表2.1所示。表2.1 主
6、要端口说明端口功能OSC_50输入,时钟信息RST_n输入,复位信号,低电平有效SW输入,电键选择VGA_CLK输出,VGA工作时钟,由OSC_50二分频产生VGA_HS输出,VGA行频率输入信号VGA_VS输出,VGA场频率输入信号VGA_BLANK输出,VGA复合空白对照输入信号,高电平时有效VGA_SYNC输出,VGA同步信号,低电平有效VGA_R输出,VGA红色信号输入信号,10位VGA_G输出,VGA绿色信号输入信号,10位VGA_B输出,VGA蓝色信号输入信号,10位工作原理通用VGA显示卡系统主要由控制电路、显示缓存区和视频BIOS(Basic Input Output Syst
7、em即基本输入输出系统)程序三个部分组成。控制电路主要完成时序发生、显示缓冲区数据操作、主时钟选择和D/A(Digital to Analog即将数字信号转换为模拟信号)转换等功能;显示缓冲区提供显示数据缓存空间;视频BIOS作为控制程序固化在显示卡的ROM(Read-Only Memory即只读存储器)中。要实现VGA显示就要解决数据来源、数据存储、时序实现等问题,其中关键还是如何实现VGA时序。VGA的标准参考显示时序如图2所示。行时序和帧时序都需要产生同步脉冲(Sync a)、显示后沿(Back porch b)、显示时序段(Display interval c)和显示前沿(Front
8、porch d)四个部分。VGA显示采用逐行扫描方式。扫描是从屏幕的左上方开始,从左到右,从上到下。每扫完一行,电子束回到左边下一行的开始位置。期间对电子束进行行消隐。并在每行结束时,用行同步信号对行进行同步,扫描完所有行后,再用场同步信号对场进行同步,并使电子束回到屏幕的左上方,同时对场进行消隐,并预备下一次扫描。行扫描从每一行的左边开始,采用的时钟为25MHz,每一个时钟周期,对应该行上的一个像素点。从左到右的扫描过程中,包括行消隐、行图像输出两个过程,每完成一次从左到右的行扫描,则显示一行的像素点。行扫描时序如图2.1所示。图2.1 VGA行扫描时序场扫描从屏幕最上端一行开始,从上到下进
9、行扫描。每行扫描完成一次时,以场扫描的溢出信号作为时钟,每一个时钟周期,对应屏幕上的一行。场扫描的过程,包括场消隐、场图像输出两个过程,每完成一次从上到下的场扫描过程,则完成一帧图像的输出。3 软硬件开发概述3.1 DE2开发板本次设计使用的是Altera公司的DE2开发板,如图3.1所示。图3.1 DE2开发板在本次设计中,所用实验室资源DE2板(EP2C35F672C6)除了将其数据线与所用电脑主机相连外,还需用9V电源,否则DE2板无法工作。DE2开发板是以Cyclone II 2C35FPGA为特点的672针引脚的包装。板上所有重要的部件都与板上的芯片相连,使用户能够控制板上各种的操作
10、。DE2板包括了很多开关(兼有拨动开关和按键),发光二极管和七段数码管。需要进行处理器和I/O接口实验时,也有标准MIC、line-in、line-out接口(24位音频解编码器),video-in(TV Decoder)和VGA(10-bit DAC);DE2还提供了USB2.0接口(包括主、从USB),10/100M自适应以太网,红外(IRDA)接口,以及SD卡接口。DE2以Cyclone II FPGA为核心芯片,可自由选择存储卡以及一些高级的I/O口驱动,对各类数字系统的实现来说是一个理想的平台,它还有音频、视频、网络和存储设备。对以Altera Nios II为处理器的嵌入式应用中也
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 条纹 显示 设计 实现 论文
链接地址:https://www.31doc.com/p-3920442.html