第7章 MCS-51的中断控制系统.ppt
《第7章 MCS-51的中断控制系统.ppt》由会员分享,可在线阅读,更多相关《第7章 MCS-51的中断控制系统.ppt(48页珍藏版)》请在三一文库上搜索。
1、第7章 MCS-51的中断控制系统 本章定位 知识提高 71 中断的相关概念 72 MCS-51单片机中断系统结构 721 中断请求源与中断源寄存器TCON、SCON 722 中断控制与中断控制寄存器IE、IP 73 中断的处理过程 731 中断响应 732 中断服务 733 中断返回 74 多外部中断源系统设计 741 用定时器计数器扩展外部中断源 742 中断和查询结合的方法 743 用优先权编码器扩展外部中断源 75 中断系统的程序设计与应用实例,第7章 MCS-51的中断控制系统 实时测控,单片机能及时地响应和处理单片机外 部事件或内部事件所提出的中断请求。 7.1 中断的相关概念 C
2、PU正在执行程序时,单片机外部或内部发生的某一事件,请求CPU迅速去处理。 CPU暂时中止当前的工作,转到中断服务处理程序处理所发生的事件。 处理完该事件后,再回到原来被中止的地方,继续原来的工作,这称为中断。 CPU处理事件的过程,称为CPU的中断响应过程。,对事件的整个处理过程,称为中断处 理(或中断服)。,能够实现中断处理功能的部件称为中断系统;产生中断的请求源称为中断请求源。 中断源向CPU提出的处理请求,称为中断请求(或中断申请)。 进入中断保护现场中断处理恢复现场 中断返回 中断方式优点:大大地提高了CPU的工作效率。 7.2 MCS-51中断系统的结构 有5个中断请求源,两个中断
3、优先级,可两级嵌套。 中断系统结构示意图如下图所示。,7.2.1 中断请求源 及 TCON 和 SCON 五个中断请求源 : (1)INT0*外部中断请求0,由引脚INT0*输入,中断请求标志为IE0。 (2)INT1*外部中断请求1,由引脚INT1*输入,中断请求标志为IE1。 (3)定时器/计数器T0溢出中断请求,中断请求标志为TF0。 (4)定时器/计数器T1溢出中断请求,中断请求标志为TF1。 (5)串行口中断请求,中断请求标志为TI或RI。 由特殊功能寄存器TCON和SCON的相应位锁存。,1. TCON为定时器/计数器的控制寄存器,字节地址为88H。 包含: (1)T0和T1的溢出
4、中断请求标志位TF1和TF0 (2)外部中断请求标志位IE1与IE0。格式如下所示: 各标志位的功能: (1)IT0选择外部中断请求0为跳沿触发方式还是电平触发方式: IT0=0,为电平触发方式。,IT0=1,为跳沿触发方式。 可由软件置“1”或清“0”。 (2)IE0外部中断请求0的中断请求标志位。 IE0=0,无中断请求。 IE0=1,外部中断0有中断请求。当CPU响应该中断,转向中断服务程序时,由硬件清“0”IE0。 (3)IT1外部中断请求1为跳沿触发方式还是电平触发方式,意义与IT0类似。 (4)IE1外部中断请求1的中断请求标志位,意义与IE0类似。,(5)TF0T0溢出中断请求标
5、志位。 T0计数后,溢出时,由硬件置“1”TF0,向CPU申请中断,CPU响应TF0中断时,硬件自动清“0”TF0,TF0也可由软件清0。 (6)TF1T1的溢出中断请求标志位,功能和TF0类似。 TR1、TR0 2个位与中断无关。 当MCS-51复位后,TCON被清0,则CPU关中断,所有中断请求被禁止。,2. SCON为串行口控制寄存器,字节地址为98H。串行口的发送中断和接收中断的中断请求标志TI和RI,格式如下: 各标志位的功能: (1)TI发送中断请求标志位。串口每发送完一帧串行数据后,硬件自动置“1”TI。必须在中断服务程序中用软件对TI标志清“0”。,(2)RI接收中断请求标志位
6、。串口接收完一个数据帧,硬件自动置“1”RI标志。必须在中断服务程序中用软件对RI标志清“0”。 7.2.2 中断控制 和 IE IP 1. 中断允许寄存器IE CPU对中断源的开放或屏蔽,由片内的中断允许寄存器IE控制。字节地址为A8H,可位寻址。格式如下:,IE对中断的开放和关闭为两级控制 总的开关中断控制位EA(IE.7位): EA=0,所有中断请求被屏蔽。 EA=1,CPU开放中断,但五个中断源的中断请求是否允许,还要由IE中的5个中断请求允许控制位决定。 IE中各位的功能如下: (1)EA:中断允许总控制位 0:CPU屏蔽所有的中断请求(CPU关中断); 1:CPU开放所有中断(CP
7、U开中断)。,(2)ES:串行口中断允许位 0:禁止串行口中断; 1:允许串行口中断。 (3)ET1:定时器/计数器T1的溢出中断允许位 0:禁止T1溢出中断; 1:允许T1溢出中断。 (4)EX1:外部中断1中断允许位 0:禁止外部中断1中断; 1:允许外部中断1中断。,(5)ET0:定时器/计数器T0的溢出中断允许位 0:禁止T0溢出中断; 1:允许T0溢出中断。 (6)EX0:外部中断0中断允许位。 0:禁止外部中断0中断; 1:允许外部中断0中断。 MCS-51复位后,IE清0,所有中断请求被禁止。 若使某一个中断源被允许中断,除了IE相应的位的被置“1” ,还必须使EA位=1。,改变
8、IE的内容,可由位操作指令来实现,即: SETB bit; CLR bit。 例7-补1 若允许片内2个定时器/计数器中断,禁止其它中断源的中断请求。编写设置IE的相应程序段 (1)用位操作指令来编写如下程序段: CLR ES ;禁止串行口中断 CLR EX1 ;禁止外部中断1中断 CLR EX0 ;禁止外部中断0中断,SETB ET0 ;允许定时器/计数器T0中断 SETB ET1 ;允许定时器/计数器T1中断 SETB EA ;CPU开中断 (2)用字节操作指令来编写: MOV IE,#8AH 或者用: MOV 0A8H,#8AH ;A8H为IE寄存器字节地址 2. 中断优先级寄存器IP
9、两个中断优先级,可实现两级中断嵌套。如图7-2示。,可归纳为下面两条基本规则: (1)低优先级可被高优先级中断,反之则不能。 (2)同级中断不会被它的同级中断源所中断。,若CPU正在执行高优先级的中断,则不能被任何中断源所中断。 中断优先级寄存器IP,其字节地址为B8H。 IP各个位的含义: (1)PS串行口中断优先级控制位 1:高优先级中断; 0:低优先级中断。,(2)PT1定时器T1中断优先级控制位 1:高优先级中断; 0:低优先级中断。 (3)PX1外部中断1中断优先级控制位 1:高优先级中断; 0:低优先级中断。 (4)PT0定时器T0中断优先级控制位 1:高优先级中断; 0:低优先级
10、中断。,(5)PX0外部中断0中断优先级控制位 1:高优先级中断; 0:低优先级中断。 由软件可改变各中断源的中断优先级。 MCS-51的中断系统有两个不可寻址的“优先级激活触发器”: 一个用来指示某高优先级的中断正在执行,所有后来的中断均被阻止。,另一个用来指示某低优先级的中断正在执行,所有同级中断都被阻止,但不阻断高优先级的中断请求。 在同时收到几个同一优先级的中断请求时,优先响应哪一个中断,取决于内部的查询顺序。查询顺序如下: 表7-1 中断源 同级内的中断顺序 外部中断0 最先 T0溢出中断 外部中断1 T1溢出中断 串行口中断 最后,例7-补2 设置IP寄存器的初始值,使2个外中断请
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第7章 MCS-51的中断控制系统 MCS 51 中断 控制系统
链接地址:https://www.31doc.com/p-5030296.html