数字频率计的设计要点.pdf
《数字频率计的设计要点.pdf》由会员分享,可在线阅读,更多相关《数字频率计的设计要点.pdf(19页珍藏版)》请在三一文库上搜索。
1、I 目录 摘要 Abstract 第一章 绪论1 1.1 技术发展 .1 1.2 本课题研究内容 .1 第二章 系统方案设计 2 2.1 任务分析 .2 2.2 三种方案比较 .2 2.3 方案选择 .4 第三章 系统硬件设计 5 3.1 总体框图 .5 3.2 单元电路设计与参数选择.6 3.2.1时基信号产生及分频电路.6 3.2.2放大整形电路 .8 3.2.3计数译码显示电路 .9 3.2.4逻辑控制电路 .10 3.2.5 自动换档电路 .11 3.2.6 小数点及指示灯译码显示电路.12 第四章 系统调试 13 4.1 测试仪表 .13 4.2 单元电路测试 .13 4.3 系统总
2、体测试 .13 4.4 指标测试分析与改进方法.14 总结.15 致谢.16 参考文献 .17 附录.18 II 摘要 在结束电子技术基础的数电部分和模电部分的课程后,制作简易的数字频率计 是相关专业学生必须掌握和实践的一项基本技能。运用已有的数电知识和模电知识,灵 活地运用集成芯片和器件,搭建数字频率计的硬件模型,再经过具体地调试,基本实现 从待测信号的放大整形,计数到译码显示。其中还包括闸门信号的产生及分频和逻辑控 制电路的设计。采用分模块设计和调试的方法,确保数字频率计的各项功能指标。在此 次课程设计中主要用到了时序电路,其中时序电路以单稳态电路, D触发器为主, 其次, 计数及分频部分
3、用到了十进制计数器74LS90和 CD4518芯片,译码电路用到了74LS138 和 CD4511芯片,扩展电路用到了74LS192芯片。通过此次的课程设计,简易的数字频 率计能够很快地被做成并实现测量方波,三角波,正弦波等信号的频率,并具有自动换 挡和指示量程的功能。 关键词:电子技术;频率计;数电;时序电路;课程设计 III Abstract At the end of learning “Electronic Technology“,including digital circuit and analog circuit part, making a simple digital fre
4、quency meter is a basic skill that the students must master. Use existing knowledge of digital circuits and analog circuits knowledge, flexibly using integrated chips and devices, building a hardware model of the digital frequency meter, then through specific debugging, basically display from the me
5、asured signal amplification shaping, counting to decode .And also includes the design of producing and dividing a logic control circuit gate signal. The method uses modular design and commissioning, and ensure the digital frequency meter function parameters. In this course the main design use the ti
6、ming circuit, including the monostable circuit and D flip-flop, followed by counting and dividing section which uses decimal counter 74LS90 and CD4518 chips, 74LS138 and CD4511 chips used in the decoding circuit , 74LS192 chip used in the expansion of the circuit . Through this curriculum design, si
7、mple digital frequency meter can be made and implemented quickly to measure the frequency of square wave ,triangle wave, sine wave signal and automatically indicates and shifts the rang of measurement. Keywords:Electronic Technology ;frequency meter ;digital circuit;timing circuit;curriculum design
8、1 第一章 绪论 1.1 技术发展 随着电子技术的飞速发展,各类分立电子元件及其所构成的相关功能单元,已逐步 被功能更强大、性能更稳定、使用更方便的集成芯片所取代。由集成芯片和一些外围电 路构成的各种自动控制、自动测量、自动显示电路遍及各种电子产品和设备。数字系统 和数字设备已广泛应用于各个领域,更新换代速度可谓日新月异。 在电子系统非常广泛的应用领域内,到处可见到处理离散信息的数字电路。供消费 用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急 救系统等在设计过程中无一不用到数字技术。数字电路制造工业的进步,使得系统设计 人员能在更小的空间内实现更多的功能,从而提高
9、系统可靠性和速度。 数字频率计是现代通信测量设备系统中不可缺少的测量仪器,不但要求电路产生频 率准确的和稳定度高的信号,而且能方便的改变频率。 数字频率计主要实现方法有直接式、锁相式、直接数字式和混合式四种。 直接式的优点是速度快、相位噪声低,但结构复杂、杂散多,一般只应用在地面雷 达中。 锁相式的优点是相位同步的自动控制,制作频率高,功耗低,容易实现系列化、小 型化、模块化和工程化。 直接数字式的优点是电路稳定、精度高、容易实现系列化、小型化、模块化和工程 化。 随着单片锁相式数字频率计的发展,锁相式和数字式容易实现系列化、小型化、模 块化和工程化,性能也越来越好,已逐步成为两种最为典型,用
10、处最为广泛的数字频率 计。 1.2 本课题研究内容 本次课程设计以教学为主,目的在于通过制作纯硬件实现的数字频率计,使大学生 对电子技术基础这门课程有着更接近实践的了解,从而培养电子信息专业学生的电路分 析设计能力,对基本元器件的使用和调试技巧,和对整个系统网络查错和排错的能力。 数字频率计正好包含了几乎所有的电子技术的基础,整个电路是一个时序电路。分支有 十进制计数器,数码译码显示电路,单稳态电路,分频电路,三极管放大电路和有迟滞 效应的整形电路。同时,数字频率计的设计比较灵活,在元器件上的选择的不同会导致 精度和稳度上的差异,并鼓励创新。 2 第二章 系统方案设计 2.1 任务分析 2.1
11、.1 设计任务与要求 设计并实现一数字频率计 2.1.2 基本要求 1、测频范围: 1Hz10MHz,为保证测量精度,分为三个频段: 1Hz-999Hz 1kHz-999kHz 1MHz-10MHz 当信号频率超过规定的频率上限时,设有超量程指示。量程自动转换, 量程显示用二极管指示(Hz,kHz,MHz) 。 2、输入波形:函数发生器输出正弦波,信号幅度(峰值)10mV3V 3、测量误差小于 1%; 4、显示结果用三位共阴数码管显示,最高位显示为有效数值,小数点可自动移动显示。 2.1.3 课程设计学习要点 1、根据任务书,学会设计; 2、掌握仪器使用方法与测试技巧 3、掌握电路测试方法,杜
12、绝装-拆-再装 -再拆,碰到故障,必须找到故障原因,排除故 障。 4、学会绘图、 word 排版。 2.2 三种方案比较 2.2.1 方案一 频率计定时时间 1s 可以通过 555定时器和电容、电阻构成的多谐振荡器产生1000HZ 的脉冲,再进行分频成1HZ即周期为 1s 的脉冲,再通过T 触发器把脉冲正常高电平为 1s;放大整形电路通过与非门,非门和二极管组成;闸门电路用一个与门,只有在定时 脉冲为高电平时输入信号才能通过与门进入计数电路计数;计数电路可以通过5 个十进 制的计数器组成, 计数器再将计的脉冲个数通过锁存器进行稳定最后通过4 个 LED数码 显像管显示出来。 网上设计的频率计普
13、遍采用此方法。 3 2.2.2 方案二 固定闸门信号 1s,由 555 定时器和电容电阻构成的多谐振荡器产生脉宽1s 的脉冲 或晶振为 32.768KHZ的晶振电路经 CD4060的 14 级 2 分频得到 2HZ的方波,再经 4 分频 得到 1s 脉宽的脉冲。闸门信号和放大整形后的待测信号与非,多次十分频后接 74LS151 , 再送到计数端。用 74LS90计最高位的 QD脚的负跳沿个数,用来控制74LS151的信号通 路,锁存和清零都由74LS123产生。 原理: 每次计数都是以 HZ为单位, 超量程时,最高位由 0到 9, 再 9到置数为 1,74LS90 输出控制 74LS151选择
14、,将后面的脉冲10 分频,有就是将最低位乘上10。74LS90同时 控制小数点和量程的转换,当然小数点和量程指示显示要加锁存。计数器记录1s 内所 有的脉冲个数,但只保留了最高的3 位。欠量程时有就是100HZ以下时,将高位的 0 消 隐。 (此方法只是个人想法,具体地电路设计还未尝试) 32.768KHZ晶振 14级 2分频再 4分频 闸门信号 1s & 待测信号放大整形 1/101/10 1/10 74LS151 74LS90 显示 译码锁存 计数 74LS123 D0D3D2D1 A B C Y 锁存信号 清零信号 进位信 号 CP 图 2.1 方案二概念图 2.2.3 方案三 4 用
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字频率计 设计 要点
链接地址:https://www.31doc.com/p-5208708.html