《集成电路原理与设计》课件4.7传输门基本特性.ppt
《《集成电路原理与设计》课件4.7传输门基本特性.ppt》由会员分享,可在线阅读,更多相关《《集成电路原理与设计》课件4.7传输门基本特性.ppt(20页珍藏版)》请在三一文库上搜索。
1、1第四章第四章 基本单元电路基本单元电路4.7 传输门基本特性传输门基本特性2 MOS传输门逻辑电路传输门逻辑电路nNMOS/PMOS传输门特性传输门特性nCMOS传输门特性传输门特性nNMOS传输门的电平恢复传输门的电平恢复3 MOS传输门结构传输门结构CLVcVoutVinCLVVVcinout NMOS传输门传输门 Pass Transistor 源、漏端不固定源、漏端不固定双向导通双向导通CMOS传输门传输门Transmission GateNMOS,PMOS并联并联源、漏端不固定源、漏端不固定栅极接相反信号栅极接相反信号两管同时导通或两管同时导通或截止截止CMOS反相器反相器NMOS
2、,PMOS串联串联源端接固定电位、源端接固定电位、漏端输出漏端输出栅极接相同信号栅极接相同信号两管轮流导通或两管轮流导通或截止截止4NMOS传输门传输高电平特性传输门传输高电平特性CLVcVoutVin源端源端(G)(D)(s)Hints:VD=VG,器件始终处于饱和器件始终处于饱和区区,直到截止直到截止Vin=VDD,Vc=VDD 5NMOS传输高电平2)(outTNDDNDNVVVKIn输出电压:有阈值损失输出电压:有阈值损失n工作在饱和区,但是电流不恒定工作在饱和区,但是电流不恒定n衬偏效应衬偏效应n增加阈值损失增加阈值损失n减小电流减小电流n低效传输高电平低效传输高电平(电平质量差,充
3、电电流小电平质量差,充电电流小)22(0foutfTNTNVVVCLVcVoutVinVin=VDD,Vc=VDD,VoutVDDVth6NMOS传输门传输低电平特性传输门传输低电平特性CLVcVoutVin漏端漏端(G)(s)(D)Hints:器件先处于饱和区,器件先处于饱和区,后处于线性区后处于线性区(类似于(类似于CMOS反相器中反相器中 的的NMOS管)管)Vin=0,Vc=VDD 7NMOS传输低电平21)(TNDDNDNVVKIn输出电压:没有阈值损失输出电压:没有阈值损失n先工作在饱和区,后进入线形区先工作在饱和区,后进入线形区n没有衬偏效应没有衬偏效应n高效传输低电平高效传输低
4、电平(电平质量好,充电电流大)(电平质量好,充电电流大)CLVcVoutVinVin=0,Vc=VDD,Vout0outTNDDNDNVVVKI)(228NMOS传输高电平和低电平n由于工作状态不同,以及衬偏效应的影响nNMOS传输高电平过程的等效电阻近似为传输低电平时的2-3倍CLVcVoutVin9 PMOS传输门传输特性传输门传输特性CLVcVoutVin漏端漏端(G)(s)(D)传输传输高高电平情况电平情况传输传输低低电平情况电平情况器件先处于饱和区,器件先处于饱和区,后处于线性区后处于线性区器件始终处于饱和区器件始终处于饱和区,直到截止直到截止10传输管(传输管(NMOS/PMOS传
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路原理与设计 集成电路 原理 设计 课件 4.7 传输 基本 特性
链接地址:https://www.31doc.com/p-21713067.html