CMOS集成电路设计(三):CMOS设计注意事项.doc
《CMOS集成电路设计(三):CMOS设计注意事项.doc》由会员分享,可在线阅读,更多相关《CMOS集成电路设计(三):CMOS设计注意事项.doc(1页珍藏版)》请在三一文库上搜索。
1、CMOS集成电路设计(三):CMOS设计注意事项(1)使用TTL集成电路注意事项TTL集成电路的电源电压不能高于5.5V使用,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。电路的各输入端不能直接与高于5.5V和低于-0.5V的低内阻电源连接,因为低内阻电源能提供较大的电流,导致器件过热而烧坏。除三态和集电极开路的电路外,输出端不允许并联使用。如果将 图T306双列直插集电极开路的门电路输出端并联使用而使电路具有线与功能时,应在其输出端加一个预先计算好的上拉负载电阻到VCC端。输出端不允许与电源或地短路。否则可能造成器件损坏。但可以通过电阻与地相连,提高输出电平。在电源接通时,不要
2、移动或插入集成电路,因为电流的冲击可能会造成其永久性损坏。多余的输入端最好不要悬空。虽然悬空相当于高电平,并不影响与非门的逻辑功能,但悬空容易受干扰,有时会造成电路的误动作,在时序电路中表现更为明显。因此,多余输入端一般不采用悬空办法,而是根据需要处理。例如:与门、与非门的多余输入端可直接接到VCC上;也可将不同的输入端通过一个公用电阻(几千欧)连到VCC上;或将多余的输入端和使用端并联。不用的或门和或非门等器件的所有输入端接地,也可将它们的输出端连到不使用的与门输入端上。如图T307所示。对触发器来说,不使用的输入端不能悬空,应根据逻辑功能接人电平。输入端连线应尽量短,这样可以缩短时序电路中时钟信号沿传输线的延迟时间。一般不允许将触发器的输出直接驱动指示灯、电感负载、长线传输,需要时必须加缓冲门。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 集成电路设计 设计 注意事项
链接地址:https://www.31doc.com/p-3250592.html