欢迎来到三一文库! | 帮助中心 三一文库31doc.com 一个上传文档投稿赚钱的网站
三一文库
全部分类
  • 研究报告>
  • 工作总结>
  • 合同范本>
  • 心得体会>
  • 工作报告>
  • 党团相关>
  • 幼儿/小学教育>
  • 高等教育>
  • 经济/贸易/财会>
  • 建筑/环境>
  • 金融/证券>
  • 医学/心理学>
  • ImageVerifierCode 换一换
    首页 三一文库 > 资源分类 > DOC文档下载
     

    基于DDS驱动PLL结构的Ka波段频率综合器详细教程.doc

    • 资源ID:3409773       资源大小:17KB        全文页数:3页
    • 资源格式: DOC        下载积分:2
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录   微博登录  
    二维码
    微信扫一扫登录
    下载资源需要2
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    基于DDS驱动PLL结构的Ka波段频率综合器详细教程.doc

    基于DDS驱动PLL结构的Ka波段频率综合器详细教程1 引言毫米波系统在雷达与制导、电子对抗、毫米波通信、遥感遥测等领域中有广泛的应用。作为毫米波系统的关键部件-毫米波频率源,它性能的好坏直接影响着系统的整体性能。直接式频率合成是获得高性能毫米波频率源的一个重要方式,但是它体积大、设备复杂、杂散也较大。数字锁相集成器件出现以来,锁相式频率合成器得到迅速发展,但是当需要窄频率步进时,环路带宽需要降低,致使锁定时间变长,不能满足快速跳频的要求。DDS的出现恰好可以弥补这一缺陷,但是它输出频率上限太低,宽带杂散大。在实际的应用中,可以采用上述几种方法相结合的方式,来弥补单独应用某种方式所具有的局限性。本文即根据毫米波雷达对频率源的要求,选用用DDS 和混频 PLL相结合的方式,实现高分辨率、低杂散信号输出。2 系统方案本文需设计一频率分辨率优于1MHz,相位噪声优于-85dBc/Hz1KHz, 优于-90dBc/Hz10KHz;杂散抑制优于55dBc,跳频时间优于50微秒的毫米波频率源。采用X波段频综+毫米波四倍频方案。对X 波段频综的相噪要求即提升为-97dBc/Hz10kHz, -102dBc/Hz10kHz,频率步进为0.25MHz,带内杂散-67dBc.为了实现较高的X波段频综指标,我们将DDS和锁相环结合起来,取DDS和锁相环长处,避其短处。引入DDS,并由其高频率分辨率,高频率转化速度特性来保证系统的高分辨率、捷变频。同时采用将DDS 输出 信号与DDS参考时钟信号上变频方案和在反馈支路中引入混频器的混频锁相环结构来减小环路总分频比,实现系统的低相位噪声性能,对DDS频率、参考分频比和环路分频比的三重调节,回避了大杂散的DDS频点。系统方案如下图1所示。3.1 DDS及PLL电路设计DDS电路部分选用AD9858芯片,它是一种性能优良的DDS器件,由一个低功耗DDS内核,一个32位相位累加器,14位相位失调调整电路和一个1 GSPS 10位DAC组成。这种新型的DDS在以1 GHz内部时钟速率驱动时能直接产生高达400MHz的频率。并且其32位控制字能提供0.233Hz的调频分辨率。根据本电路的指标要求,采用100M参考晶振信号3倍频后驱动AD9858,选择杂散性能较好的53-58MHz频段输出,再与300M晶振信号上变频后送入PLL环路。PLL模块在本电路设计中尤为重要。我们采用ADF4153锁相环芯片。对于ADF4153来说,用于计算输出频率的参数有输入参考时钟频率、反馈分频值(即N Divider寄存器中的IN T值和FRAC值) 、参考频率分频值(即R Divider寄存器中的R值和MOD值) 和参考频率倍频值(即控制寄存器中的D值) 。计算公式如下:RFout = FPFD( INT +( FRAC/MOD ) (1)FPFD = REFin (1 +D) /R (2)其中, RFout 是VCO的输出信号频率;REFin是输入ADF4153的参考时钟频率;MOD为分辨率系数,值的范围24095; IN T为所设反馈分频值的整数部分,值的范围31511; FRAC为所设反馈分频值的小数部分,值的范围0MOD; D为输入参考频率倍频值, R为参考频率分频系数,值的范围115。因为DDS输出信号与300M信号上变频后超过了ADF4153参考输入频率的上限,所以选用了单独的数字分频器HMC394,故将4153内的R置为1,D置为0。同时为了获得较好的杂散性能,本设计采用整数分频,故将FRAC置为0,MOD置为2。环路滤波器的实现较为容易。选用三阶无源环路滤波器设计实现。由于本电路的分辨率由DDS控制实现,所以可以将PLL的鉴相频率适当取高,综合考虑频率调节, 鉴相频率中心值取为20MHz,同时结合器件及工程经验,环路带宽取为500KHz左右,相位余量初始值设定为48度。经ADIsimPLL软件可方便得计算出环路滤波器各元器件的参数。由于采用混频锁相环,9.6G本振信号与VCO输出8.7-8.8GHz信号相混频得800-900M中频信号,所以环路实际上锁定的是800-900M的信号。锁相环电路仿真结果如下图2示。由图2可见,仿真相噪结果优于设计值。3.2 微波倍频链路的设计由于采用了混频锁相环结构,所以需要设计9.6GHz的微波倍频链路。如图1可见首先将100MHz 高频谱纯度晶振信号3倍频到300MHz,滤波放大后功分三路,一路作DDS参考时钟,一路作DDS上变频的本振信号,剩下一路经2*16倍频链到9.6GHz,滤波放大后做混频器MIX2的射频输入。为了保持信号相噪不产生较大恶化,在倍频链电路设计过程中,我们一是选择好性能合适的器件,二是合理设计信号功率电平,不出现低功率点,否则附加噪声引入的相噪将可能占主导地位。由于600MHz信号 16 倍频到 9.6GHz后要加滤波器对其谐波及杂散进行滤除。所以选用3阶微带发夹型滤波器滤波器进行滤波。3.3 X波段功分器设计由图1可见,VCO输出信号,一路送入到毫米波倍频,另一路则是为PLL提供混频所需要的本振信号,所以需要设计8.7GHz-8.8GHz功分器。其仿真模型及仿真结果如图3,图4所示。由仿真结果可见,该功分器较好地完成了设计任务。3.4 毫米波4倍频电路设计毫米波4倍频链路部分,选用毫米波四倍频器和单片放大器放大后输出。3.5 电路布板整体上,腔体上下双面布板,腔体正面为锁相环、DDS、电源及控制电路,背面为9.6GHz倍频链、毫米波部分。为了防止各功能模块之间的信号相互干扰,正背面腔体均分腔隔离设计。4 结论本文介绍了一种Ka波段频率源的方案和电路仿真设计,该频率源将 DDS 和混频锁相环结合起来,取长补短,使整个系统具有窄步进,捷变频,低相噪,低杂散的特性。

    注意事项

    本文(基于DDS驱动PLL结构的Ka波段频率综合器详细教程.doc)为本站会员(白大夫)主动上传,三一文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    经营许可证编号:宁ICP备18001539号-1

    三一文库
    收起
    展开