东南大学数字电路实验报告二.doc
《东南大学数字电路实验报告二.doc》由会员分享,可在线阅读,更多相关《东南大学数字电路实验报告二.doc(15页珍藏版)》请在三一文库上搜索。
1、东南大学电工电子实验中心实 验 报 告课程名称: 数字逻辑电路实验 第 二 次实验实验名称: 门电路和组合逻辑 院 (系): 电气工程 专 业:电气工程及自动化 姓 名: 学 号: 实 验 室: 104 实验时间:2013年11月8日 评定成绩: 审阅教师: 一、 实验目的(1)掌握TTL和CMOS器件的静态特性和动态特性测量方法及这些特性对数字系统设计的影响;(2)掌握通过数字器件手册查看器件静态和动态特性参数;(3)掌握不同结构的数字器件之间的互连;(4)掌握OC门和三态门的特性和使用方法;(5)加深示波器测量技术的训练;(6)掌握小规模组合逻辑的工程设计方法;(7)了解竞争和冒险的产生原
2、因,消除方法,掌握用示波器和逻辑分析捕捉毛刺的方法。二、 实验器材74LS00 74LS2074LS24474HC0174LS04三、 必做实验1.(1)用 OC 门实现三路信号分时传送的总线结构a. 用OC门实现三路信号分时传送的总线结构,框图如图2.5.5所示,功能如表2.5.2所示。(注意OC门必须外接负载电阻和电源,EC取5V)表2.5.2设计要求的逻辑功能控制输入输出A2A1A0Y001D0010D1100D2图2.5.5 三路分时总线原理框图 查询相关器件的数据手册,计算OC门外接负载电阻的取值范围,选择适中的电阻值,连接电路。选取。设计图如右图所示接线图如下 静态验证:控制输入和
3、数据输入端加高低电平,用电压表测量输出高低电平的电压值,注意测量A2A1A0=000时的输出值。Ec=5.1VA2A1A0D2D1D0输出Y电压/V001XX000.195001XX115.017010X0X00.194010X1X15.0131000XX00.1931001XX15.011000XXX15.008 动态验证:控制输入加高低电平,数据输入端加连续脉冲信号,用示波器双踪显示输入和输出波形,测量波形的峰峰值、高电平电压和低电平电压,对结果进行分析并解释为什么要选择“DC”。A2A1A0D2D1D0输出Y001XXTTL010XTTLX100TTLXX频率/Hz峰-峰值/V高电平/V
4、低电平/V输入波形1005.205.200.00输出波形1004.083.60-0.48 器件电源电压VCC仍为5V,将EC改为10V,重复和,分析两者的差别。注意,不要直接将VCC改为10V,避免烧毁器件。选取,真值表如下:Ec=10.02VA2A1A0D2D1D0输出Y电压/V001XX000.342V001XX119.99V010X0X00.332V010X1X19.96V1000XX00.346V1001XX19.95V000XXX19.95V1.(2)用三态门实现三路信号分时传输要求:用三态门实现实验内容7中的三路信号分时传输 重复实验内容7中的和,注意不要同时将两个或两个以上的三态
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 东南大学 数字电路 实验 报告
